10.16526/j.cnki.11-4762/tp.2017.11.056
PCIe接口的BAC时统节点设计
针对BAC时统节点在PCIe计算机系统中的应用,基于新型线性隔离和PCIe端点硬核应用和BAC码转换解析,实现了一种BAC时统节点设计;实现了该节点的总体电路设计,同时实现了BAC输入信号的线性隔离电路、迟滞比较输出BAC信号采样点电路、BAC信号的A/D转换采集电路、ALTERA FPGA的FIFO和PCIe端点硬核应用设计;基于FPGA实现的PCIe接口、FIFO和控制逻辑计以及实现的线性隔离,在简化节点设计的同时,也大大提高了适用性.
BAC、时统、PCIe、线性隔离、FPGA
25
TP336(计算技术、计算机技术)
2017-12-22(万方平台首次上网日期,不代表论文的发表时间)
共4页
220-223