一种高斯白噪声信号发生器的设计与实现
介绍了高斯白噪声的数学模型,设计了一种高斯白噪声信号发生器,使用FPGA产生m序列,经过数模转换、滤波和放大,实现了特性良好的高斯白噪声;在该高斯白噪声信号发生器中,采用“有限截取源序列”方法,增加了伪随机序列的长度,具有结构简单和实现方便的优点;同时,可通过改变DAC的输出电压对高斯白噪声信号发生器的输出幅值进行调节,满足不同场合的需求,扩大了其应用领域;测试结果表明,输出的高斯白噪声信号形状比较理想,在0~10MHz范围内幅度可调.
高斯白噪声、m序列、FPGA
20
TP911.4
2012-07-31(万方平台首次上网日期,不代表论文的发表时间)
共3页
1436-1438