HT模型矢量生成的硬件电路设计与实现
为提高高速互连电路中串扰的测试速率,减少IC测试人员的分析和研究时间,降低测试成本;在对半跳变(Half transition,HT)模型进行深入研究的基础上,得出HT模型矢量跳变的规律,并依此设计了HT模型矢量生成电路;该设计采用Verilog HDL语言对HT故障模型矢量进行RTL级建模,在Cyclonell器件(EP2C8T144C8)完成了电路实现,并用安捷伦逻辑分析采集实验数据进行实际验证;仿真和验证表明,该设计有效地生成多互连线系统HT模型测试矢量,适用于串扰故障的测试分析和研究.
串扰、最大攻击故障模型、多重跳变故障模型、半跳变故障模型、矢量生成
18
TP312(计算技术、计算机技术)
广西研究生教育创新计划基金项目2009105950804M35
2011-06-01(万方平台首次上网日期,不代表论文的发表时间)
共4页
2818-2820,2858