基于FPGA双通道高速数据采集系统的设计与实现
在高性能数据采集系统的设计中,经常遇到两个问题:高采样率情况下,因申扰严重使采样数据不可靠;对物入信号幅度的自适应需要额外硬件开销,增大系统的复杂性;该设计以FPGA器件XC3S500E为核心,选用数据采集芯片MAX12529进行高速双路同步采样.配置MicroBlaze处理器管理各模块,构成一个双通道高速实时数据采集系统;在FPGA内部实现delta-sigma算法的DAC,实现增益实时控制;在采样率为100Msps时,ADC所有位数均有效;系统从合理端接、码型选择和差分时钟等技术细节方面解决了以上问题.
高速数据采集、FPGA、MAX12529s、MicroBlaze
18
TP274(自动化技术及设备)
2011-02-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
2656-2658