基于FPGA的低零漂数字积分器
针对模拟积分器存在的零点漂移、非线性误差和电容泄漏等问题,通过对积分器实现的形式及误差的分析.设计了基于现场可编程门阵列(Field Programmable Gate Array)技术的低零漂数字积分器;主要思想是通过模拟开关切换将输入信号交替反向,再用FPGA将其还原累加,进而达到扣去噪声,减小零漂的目的;实验结果表明基于FPGA的数字积分器具有极低的零漂和较好的线性,适合于托卡马克装置放电实验中诊断信号的测量.
积分器、FPGA、模拟开关、零漂
18
TP214(自动化技术及设备)
国家自然科学基金10835009;科学院知识创新工程重要方向性项目KJCX3.SYW.N4
2010-09-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
1587-1589