10.3969/j.issn.1671-4598.2006.01.038
一种新型FPGA器件延时计算方法
在深亚微米工艺条件下,被广泛使用的Elmore模型明显高估FPGA互连线延时;通过对RC电路冲激响应的研究,提出了采用前3阶矩确立主极点模型来计算FPGA连线延时的方法;该方法实现了计算精度和计算复杂性的折中,理论上证明该方法适用于任何结构RC电路,并且小于Elmore延时;实验表明,该方法对于远端节点估计的延时值和Spice仿真值相差不到1%;应用于商用FPGA,计算所得互连线延时的平均误差小于Elmore模型的三分之一.
FPGA、互连线延时、矩、主极点模型、DM方法
14
TN402(微电子学、集成电路(IC))
2006-03-23(万方平台首次上网日期,不代表论文的发表时间)
共3页
103-105