10.3969/j.issn.1671-4598.2005.02.021
FPGA+双 DSP结构的雷达信号采集处理系统设计
提出了一种基于PCI总线的采用FPGA+双DSP结构的雷达信号采集处理系统,FPGA芯片XCV100E负责控制采样并作为信号的预处理单元,双超级哈佛结构(SHARC)数字信号处理器ADSP21065L构成高速处理单元,PCI 接口芯片PCI9054实现标准的32位PCI总线接口,构成了一个用于高频地波雷达信号采集处理的通用标准化硬件平台.该方案充分发挥了不同处理器件的优点,具有运算能力强、接口方便和编程灵活的特点.实验证明,系统能够满足高频地波雷达信号实时采集处理的要求.
现场可编程逻辑阵列、数字信号处理器、PCI总线、高频地波雷达
13
TN958.94
国家科技攻关项目2001AA631050
2005-05-12(万方平台首次上网日期,不代表论文的发表时间)
共4页
157-159,197