10.19734/j.issn.1001-3695.2019.04.0141
基于FPGA的可配置浮点向量乘法单元设计实现
针对目前采用IEEE 754浮点标准设计的FPGA浮点运算器中吞吐率与资源利用率低等问题,提出一种运算精度与运算器数量可配置的并行浮点向量乘法运算单元.通过浮点运算器的指数、尾数位数可配置化设计,提高系统资源利用率,并将流水线技术与并行结构结合,提高数据吞吐率.以EP4CE115型FPGA为测试平台,当配置10组FP14运算器时,系统的逻辑资源占用约为4.2%,峰值吞吐率可达4.5 GFLOPS.结果 表明,提出的浮点向量乘法单元有效提高了FPGA资源利用率与运算吞吐率,同时具有高度的可移植性与通用性,适用于FPGA向量乘法运算的加速.
边缘计算、并行计算、FPGA、可配置、浮点向量乘法
37
TP332.2(计算技术、计算机技术)
国家自然科学基金资助项目;吉林省科技发展计划资助项目;2020年度海南热带海洋学院科研启动资助项目
2020-10-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
2762-2765,2771