嵌入式处理器微内核低功耗设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1001-3695.2007.04.080

嵌入式处理器微内核低功耗设计

引用
针对嵌入式处理器微内核的结构特点,结合32位微处理器"龙腾C1",提出了一种微内核的低功耗设计方法.在体系结构层次上,分别从微操作ROM、微堆栈和微操作编码几个不同角度出发,对嵌入式处理器的微内核进行了功耗优化设计.在几乎不影响速度和面积的前提下,微内核的功耗有19%的降低.

微内核、微操作、微堆栈、低功耗

24

TP368.1(计算技术、计算机技术)

国家预研基金41308010307

2007-05-21(万方平台首次上网日期,不代表论文的发表时间)

共3页

265-267

相关文献
评论
暂无封面信息
查看本期封面目录

计算机应用研究

1001-3695

51-1196/TP

24

2007,24(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn