AES算法优化及其在ARM上的实现
为了提高高级加密标准(AES)算法在ARM上的执行效率,针对明文长度和密钥长度均为128位的AES算法,提出了一种在ARM上高效运行并且占用较少ROM空间的实现方案.S盒采用即时计算的方法生成,将列混合和逆列混合修改为针对32位字的操作,密钥扩展采用即时密钥扩展.在S3C2440处理器上实现的实验结果表明,AES算法的优化方案可以在ARM处理器上高效运行并占用了较少的ROM空间.该方案可以应用于存储空间较小的嵌入式系统中.
高级加密标准、加密、密钥扩展、ARM、算法优化
31
TP309.2(计算技术、计算机技术)
鞍山市科委资助项目2006SH16
2011-08-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
1539-1542