基于Synopsys VMM方法的FPGA验证技术
针对可编程器件在数字系统设计领域日益显现的重要性,分析了基于现场可编程门阵列(FPGA)的硬件设计的质量保证方法,指出必须对FPGA设计进行充分的验证以提高相应产品的可靠性.从验证方法和方法学角度阐述了验证平台的发展趋势,比较了当前主流的验证方法学,基于Synopsys VMM方法提出并实现了一种层次化的通用验证技术,运用该技术搭建的验证平台已在工程实践中得到应用,验证结果表明,在保证平台通用性的同时提高了验证效率.
现场可编程门阵列、硬件设计、VMM、验证平台、验证方法学
29
TP302(计算技术、计算机技术)
2009-10-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
2527-2529,2533