基于 FPGA 的虚拟逻辑分析仪的设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1006-2475.2014.01.047

基于 FPGA 的虚拟逻辑分析仪的设计与实现

引用
介绍一种基于FPGA芯片的虚拟逻辑分析仪,它由信号调整电路、采样模块、触发模块、通信模块、数据处理模块( NIOS II软核)以及总线接口等组成,实现了8路并行采样,其采样速率可以达到100 MS/s。

并行采样、NIOS、调整电路、采样模块、触发模块、通信模块

TP391.8(计算技术、计算机技术)

河北省科技支撑项目13210310D

2014-02-22(万方平台首次上网日期,不代表论文的发表时间)

共4页

211-213,218

相关文献
评论
暂无封面信息
查看本期封面目录

计算机与现代化

1006-2475

36-1137/TP

2014,(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn