10.3969/j.issn.1006-2475.2013.09.033
甚高频多普勒雷达的数字前端设计
针对在设计雷达数字接收机过程中,基于查找表法的数字下变频实现占用大量的块存储资源和乘法器硬件资源的问题,提出一种高效、紧凑的CORDIC-DDC实现方案,并进行详细的性能分析.系统测试结果表明,与传统查找表方式相比,无需乘法器,且节约了大于60%的块存储资源,最大运行速度提高38%.
软件无线电、多普勒雷达、数字前端、CORDIC-DDC算法、现场可编程门阵列
TN958
2013-10-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
133-136