10.3969/j.issn.1006-2475.2012.11.036
AES加密的资源优化设计及FPGA实现
针对目前广泛应用的低功耗低速嵌入式设备,以减少面积为目标,本文给出一个精简的实现AES加密算法的硬件结构.在字节置换模块的设计中,改进采用查找表的方法而只用组合逻辑实现,采用将GF(28)域中的元素映射为复合域GF(24)来求逆的方法,大量减少资源占用;对混合列计算进行优化设计;最后,采用Altera的Cyclone芯片基于VHDL语言实现AES加密算法,并给出仿真结果.
对称块加密、Rijndael算法、高级加密标准、高斯域
TP309;TP368.1(计算技术、计算机技术)
2013-03-13(万方平台首次上网日期,不代表论文的发表时间)
共5页
145-148,189