10.3969/j.issn.1672-9722.2016.03.036
多路脉冲及多路串口输出系统设计磁
论文针对给惯导测试系统提供测试数据为目的,设计一套基于FPGA 的多路脉冲及多路串口输出系统。在Quartus Ⅱ软件开发平台上使用Verilog语言设计信号发生器,实现对4套惯导组件输出48路独立脉冲信号模拟,并能将48路脉冲信号转换为4路串口数据输出。用Verilog语言构建8路串口模块,完成8套惯导组件输出8路串口数据的并行发送。通过人机交互界面的按键和液晶对脉冲输出和串口发送的各种参数进行调节,实现对每路脉冲信号的独立输出和串口发送的设定。设计可以满足惯导组件产品测试中输出信号的多样性,整个系统高度集成,提高了可靠性和稳定性。
脉冲、独立、数控恒流源、串口
44
TP302.1(计算技术、计算机技术)
2016-05-04(万方平台首次上网日期,不代表论文的发表时间)
共6页
546-551