10.3969/j.issn.1672-9722.2016.03.034
高速图像采集系统中的SDRAM缓存模块设计磁
在数字视频图像采集及其实时显示系统中,由于前端传感器采集速度过快,一般与后端显示系统时钟不匹配,大量的数据需要先进行缓存再输入给后端的显示模块。针对以上问题,在研究SDRAM 原理和时序的基础上,采用verilog语言,成功实现基于FPGA的SDRAM控制器设计,同时利用FIFO缓存数据很好地解决了前端数据采集和后端视频显示异步时钟域的数据交换问题,实现了SDRAM缓存数据的功能。论文详细介绍各模块的原理和实现方法,实验仿真及结果表明,设计实现的SDRAM 双端口控制器,具有电路简单、工作可靠等优点,封装后可以应用在别的视频图像采集系统的项目中,可缩短开发周期。
FPGA技术、SDRAM控制器、FIFO缓存、异步时钟、跨时钟域传输
44
TP332(计算技术、计算机技术)
2016-05-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
538-541