10.3969/j.issn.1672-9722.2011.04.049
全数字化PET系统时间信号基准模块设计
为了满足为全数字化PET(正电子发射断层扫描仪)系统中前端电子学模块提供时间信号基准的时钟信号的要求,采用FPGA和AD9516-4芯片设计了一种时间信号基准模块.针对时间信号基准的要求,提出了通过参考基准频率由锁相环产生高频信号,同时利用分频器实现了对高频时钟信号的分频,并用LVDS(低电压差分信号)模式对生成的多路时钟信号进行输出,从而获得了多路频率、相位、幅值均相同的同步时钟信号的方法.相比于其他方法实现的时钟分配模块,本方法具有高精确度,低功耗和高稳定性的特点.该模块已经在全数字化PET系统中使用,验证了该模块具有高精确度和高稳定性的特点.
时间信号基准、时钟分配、AD9516-4、锁相环、同步时钟信号
39
TP391(计算技术、计算机技术)
国家自然科学基金面上项目60972099
2011-09-01(万方平台首次上网日期,不代表论文的发表时间)
共4页
182-185