10.3969/j.issn.1672-9722.2010.08.056
基于Verilog HDL的FPGA数字系统设计优化
文章介绍了基于FPGA的数字系统设计优化的两种重要技术:流水线设计技术和资源共享设计技术,并通过两个具体的示例,详细说明了如何利用Verilog HDL语言来编写优化程序,并通过定时分析及资源耗用结果对比分析了优化设计前后电路在速度与资源利用率等性能指标上的差别.
Verilog HDL、FPGA系统、流水线技术、资源共享技术
38
TP273.1(自动化技术及设备)
徐州师范大学自然科学基金09XLB17
2010-09-16(万方平台首次上网日期,不代表论文的发表时间)
共3页
208-210