10.3969/j.issn.1672-9722.2007.12.038
锁相环频率合成器中分频器设计
从工程的角度出发,设计两个应用于锁相环频率合成器的可编程分频器电路,一个采用脉冲吞除技术的可编程分频器,另一个是具有新颖结构,能实现1:1占空比的奇数分频器.同时,详细研究了分频器设计中的关键问题.最后,采用1st Silicon 0.25um的CMOS混合信号工艺对分频器电路进行了仿真,仿真结果表明分频器设计的正确性.
锁相环、频率合成器、分频器
35
TN782(基本电子电路)
国家重点预研项目413010701-3
2008-04-07(万方平台首次上网日期,不代表论文的发表时间)
共4页
144-147