10.3969/j.issn.1672-9722.2004.02.003
静态时序分析在深亚微米ASIC设计中的应用
作为分析和验证电路时序行为的新手段,静态时序分析(STA)技术以其无需仿真、快速、占用内存少以及测试覆盖面全等优点越来越多的应用于现代深亚微来ASIC设计中.本文在介绍了STA基本概念的基础上,以SDH系统中8/16/32路E1映射(E1 mapper)芯片设计为例,对STA在设计中的具体应用及注意事项进行了详细说明.结果表明,我们所采用的STA技术在设计的各阶段均很好的满足了电路的时序要求.
深亚微米、静态时序分析、时序约束
32
TP331(计算技术、计算机技术)
2004-06-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
13-16,71