10.3969/j.issn.1672-9722.2003.06.011
一种新型时钟计数器的电路设计
本文所讨论的时钟计数器是一个工业控制计时芯片设计中的一部分.本芯片已经在无锡投片成功.这个时钟计数器可以从00年计时到99年.能选择24小时计数方式或12小时计数方式;可对二月进行闰年自动调整.此电路的新颖之处在于每个基本计数单元中加入了SRAM锁存器.通过对SRAM的控制可向计时器同步或异步置位,同时能使电路的稳定性增强.晶体管电路图用SpectreS模拟器进行晶体管级仿真,以验证电路的正确性.
时钟计数器、电路仿真、集成电路设计
31
TN702(基本电子电路)
2004-01-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
44-48