多位平面并行的EZW零树编码电路研究
零树编码技术已经被MPEG-4国际标准所采用.多位平面并行的EZW零树编码电路方案为实时应用中的零树编码提供了一条高效的技术途径.它具体包括一种简单、巧妙的预处理器,对不同位平面之间存在的关联加以分离,保证多位平面并行零树编码的实现.另外,在每个位平面中,此方案利用符号分配与跳过处理的执行特点,将编码操作分解成两步,分别结合到两次正、反向的树深度扫描之中,避免了不规则的扫描、处理.此设计在FPGA电路上进行了验证.它可以实时编码CIF格式视频图像,需要2500个左右的逻辑单元.
零树编码、电路结构、并行处理、图像压缩
41
TN919.81;TP752.1
国家高技术研究发展计划863计划2001AA114141;国家重点基础研究发展计划973计划G1998030606
2004-06-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
451-455