10.3969/j.issn.1003-3254.2011.09.018
基于中值滤波算法滤波器的FPGA实现
通过分析3*3窗口滤波的数学模型,以FPGA为平台,使用VHDL硬件描述语言设计,实现中值滤波图像处理算法.在设计过程中,通过改进的中值滤波算法和优化结构,在合理利用硬件资源的基础上,有效地运用算法内在的并行性,同时采用流水线结构优化改进算法,提高了处理速度.
FPGA、中值滤波、流水线
20
TP3;TP2
2012-01-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
82-85,72