10.3969/j.issn.1002-137X.2013.08.005
分离通路浮点乘加器设计与实现
针对传统浮点融合乘加器会增加独立浮点加减法、乘法等运算延迟的缺点,首先设计并实现了一种分离通路浮点乘加器SPFMA,通过分离乘法和加法通路,在保持融合乘加运算延迟6拍延迟不变的情况下,将独立乘法和加法等运算延迟由6拍减为4拍,克服了传统融合乘加器的缺点.然后经专用工艺单元库逻辑综合评估,SPFMA可工作在1.2GHz以上,面积60779.44um2.最后在硬件仿真加速器平台上运行SPEC CPU2000浮点测试课题对其进行性能评估,结果表明所有浮点课题性能均有所提高,最大提高5.25%,平均提高1.61%,证明SPFMA可进一步提高浮点性能.
浮点加法、浮点乘法、融合乘加、分离通路、浮点性能、运算延迟
40
TP332.2(计算技术、计算机技术)
2013-10-10(万方平台首次上网日期,不代表论文的发表时间)
共6页
28-33