10.3778/j.issn.1002-8331.2012.30.018
基于JTAG的片上调试器与调试系统的设计实现
提出了一种基于JTAG协议的嵌入式CISC处理器的调试系统的设计方案.针对自主研发的教学用JU-C2型处理器设计了片上调试器和CPU内部寄存器扫描链,为构成一个完整的调试系统,还设计了USB-JTAG协议转换器和PC机控制软件.调试系统可以实现微指令级和机器指令级的单步、断点以及CPU内部寄存器值的查看和PC(程序计数器)写入,还有CPU的运行停止和复位这些常用的调试功能.分别介绍了系统的各个组成部分以及它们的原理,进行了系统测试,验证系统工作的正确性.调试系统对CPU内部数据通路侵入性较小,在教学中也有一定的实用性.
片上调试器、片上调试系统、复杂指令集计算机(CISC)处理器、联合测试行动组(JTAG)、边界扫描
48
TP39(计算技术、计算机技术)
2012-12-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
78-82