采用并行分层译码的LDPC译码器设计研究
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3778/j.issn.1002-8331.2012.04.017

采用并行分层译码的LDPC译码器设计研究

引用
基于并行分层译码算法的LDPC译码器可以使用较小的芯片面积实现较高的译码速率.提出一种基于该算法的译码器硬件设计方法.该设计方法通过使用移位寄存器链,来进一步降低基于并行分层译码算法的译码器芯片面积.该硬件设计使用TSMC 65 nm工艺实现,并在实现中使用IEEE 802.16e中的1/2码率LDPC码.该译码器设计在迭代次数设置为10次时可实现1.2 Gb/s的译码速率,芯片面积1.1 mm2.译码器设计通过打孔产生1/2至1之间的连续码率.

LDPC译码器、准循环码、并行分层译码结构、移位寄存器链

48

TN919.3

国家科技重大专项201 1ZX03004-001-02,2009ZX03006-009

2012-04-27(万方平台首次上网日期,不代表论文的发表时间)

共5页

56-60

相关文献
评论
暂无封面信息
查看本期封面目录

计算机工程与应用

1002-8331

11-2127/TP

48

2012,48(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn