10.3778/j.issn.1002-8331.2009.30.022
一种融合FPGA和ISS技术的软硬件协同验证方法
建立了一种基于硬件加速器FPGA和指令集模拟器ISS对嵌入式系统功能进行软硬件协同验证的方法.针对此方法的实现,分析了协同验证过程中软硬件交互技术,并给出总线功能模型BFM结构及其实现方法.经实例验证分析表明,基于FPGA和ISS的协同验证方法,在对嵌入式应用系统验证中与其他几种常用方法比较具有较明显的优势.
软硬件协同验证、现场可编程门阵列、指令集模拟器、总线功能模型
45
TP302.1(计算技术、计算机技术)
2009-12-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
73-75,79