10.16208/j.issn1000-7024.2020.05.008
多协议仲裁加解密读写CPU内存的IP核设计
传统优先级反转或固定优先级仲裁方式会降低CPU(central processing unit)访存效率,且无法对内存数据进行保护.为此,设计一种能够仲裁控制多协议对CPU内存单元进行高效加解密读写的数字IP(intellectual property).将同步电路与握手协议结合,实现两种协议间的跨时钟域处理;对多协议间的高效仲裁进行研究,提出饱和仲裁算法;设计以地址为种子的伪随机加密算法,完成对内存读写数据的加解密操作;设计自定义的访存协议,完成对内存的直接存取.仿真和流片结果表明,设计能很好调度多接口协议访存,防止CPU内存单元内的数据被非法破解.
仲裁器、伪随机加密、跨时钟域处理、内存加解密、中央处理器、多协议控制
41
TP302(计算技术、计算机技术)
2018年重庆市本科高校大数据智能化类特色专业建设基金项目渝教高[2018 ] 12号
2020-05-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
1248-1252