10.16208/j.issn1000-7024.2019.09.053
基于APSoC的双核测控系统设计
为提高测控系统实时性和灵活性,提出基于全可编程APSoC的ARM双核测控系统嵌入式设计方案.在测控系统中,ARM1采用乒乓缓存的方式将AD7606模数转换的数据缓存到DDR3中,通过AXI总线协议将PS部分ARM1接收的数据传到PL部分的FPGA IP核进行大量重复计算,处理后的数据再通过AXI总线传回ARM1.ARM1和ARM0之间通过OCM实现双核通信,ARM1可以将数据传给ARM0,ARM0上运行Linux系统,通过UDP协议使用RTL8211千兆以太网接口发送处理后的数据.对软件和硬件处理数据分析结果表明,由硬件完成大量重复的操作,可降低应用处理器干预时间,提高系统实时性.
全可编程片上系统、双核通信、现场可编程门阵列、高层次综合、Linux
40
TP302(计算技术、计算机技术)
国家自然科学基金项目K1021078
2019-10-24(万方平台首次上网日期,不代表论文的发表时间)
共6页
2712-2717