10.16208/j.issn1000-7024.2016.05.019
基于FPGA的弹跳射线法实时加速
为提高雷达散射截面计算的效率,提出一种基于现场可编程门阵列(field programmable gate array,FPGA)平台的弹跳射线法实时加速方法。采用 Verilog语言,实现法向量求解、求交运算、多次散射、场强追踪和散射界面计算等模块的设计。与传统计算机串行计算相比,基于 FPGA的加速方法能够保证计算精度,提高计算效率,加速比接近600倍,满足弹跳射线法的实时性需求,可方便地集成到实时雷达信号模拟中,拓展其应用范围。
射线追踪、弹跳射线法、物理光学法、雷达散射截面预估、可编程逻辑门阵列
37
TN911.73
中央高校基本科研业务费专项基金项目YS1404
2016-07-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
1212-1216