基于 SystemC 的 MIPS 处理器建模与架构
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.16208/j.issn1000-7024.2015.04.035

基于 SystemC 的 MIPS 处理器建模与架构

引用
为研究系统建模应用于处理器架构设计、性能分析的方法,基于 SystemC 建模语言,提出一种“结构框图-模块细化-模型映射”自顶向下规范化的系统模型建立方法,以此方法建立 MIPS (microprocessor without interlocked piped stages)架构处理器的周期精确模型。研究用系统级模型进行系统架构设计的方法,分析不同高速缓存 Cache 的设计对处理器性能的影响。仿真结果表明,L1(Level 1)级 Cache 采用2路或4路、容量在4 KB 到32 KB 之间比较合适。

SystemC、系统建模、系统仿真、架构设计、MIPS处理器

TP302.1(计算技术、计算机技术)

2015-04-27(万方平台首次上网日期,不代表论文的发表时间)

共7页

1015-1021

相关文献
评论
暂无封面信息
查看本期封面目录

计算机工程与设计

1000-7024

11-1775/TP

2015,(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn