10.3969/j.issn.1000-7024.2013.04.023
基于Hi3512的H.264视频编码器设计
为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案.采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架构进行了分析,指出了设计中应注意的问题与采取的解决方法,并进一步讨论了视频处理模块中DDR2 (Double Data Rate 2 SDRAM)单元等关键电路的理论计算与仿真设计,通过多线程对视音频编码算法进行了实现.通过对实际样机的长时间不间断测试,验证了编码器的编码能力和可靠性,表明其达到了视频监控中的要求.
编码器、H.264、复合视频、ARM(先进的精简指令计算机微处理器)、仿真
34
TP37(计算技术、计算机技术)
2013-05-23(万方平台首次上网日期,不代表论文的发表时间)
共6页
1254-1259