10.3969/j.issn.1000-7024.2013.02.044
基于DDR3系统互联的信号完整性设计
针对DDR3系统互联中信号完整性和时序等问题,以某自研的自主可控计算设备为背景,详细描述了龙芯3A处理器和四片DDR3内存颗粒芯片互联的仿真分析和优化设计方案.分析了IBIS模型的结构和数据信息,介绍了一种快速验证IBIS模型准确性的方案.仿真分析了一种DDR3差分时钟电路共模噪声的控制方法.利用前仿真和后仿真,分析验证了多片DDR3内存颗粒芯片在Fly-By拓扑结构下的时序和信号质量.仿真结果达到了预期目标.
DDR3、信号完整性、IBIS模型、差分信号、Fly-By拓扑、HyperLynx仿真
34
TP15(自动化基础理论)
2013-04-03(万方平台首次上网日期,不代表论文的发表时间)
共7页
616-622