10.3969/j.issn.1000-7024.2013.01.048
VLIW DSP指令级精度模拟器的快速实现方法
为了以最小代价开发出超长指令字(VLIW)数字信号处理器(DSP)的指令级精度的模拟器,缩短开发周期,提出了一种基于开源模拟器(gem5)的开发方法.对gem5模拟器和VLIW DSP的指令执行流程分别进行分析,指出指令在gem5模拟器上以纯32位指令环境顺序执行和指令在VLIW DSP上以16/32位混合指令环境并行执行之间的矛盾是开发的难点.在gem5的顺序执行模型的基础上,通过加入并行的判决、执行机制和16/32位混合指令的取指机制建立了VLIWDSP的模型,并具体实现了一款VLIW DSP的模拟器.通过一组针对每条指令的测试程序和一组DSP典型应用程序验证了该方法的正确性和可行性.
超长指令字(VLIW)、数字信号处理器(DSP)、处理器建模、模拟器、指令级精度
34
TP337(计算技术、计算机技术)
核高基重大专项基金项目2009ZX01034-001-001-001
2013-04-03(万方平台首次上网日期,不代表论文的发表时间)
共6页
256-261