面向屏幕拼接的数字视频插值算法及FPGA实现
针对多屏幕拼接显示系统中高分辨率、高清晰、低失真的显示需求,提出了一种基于FPGA实现的实时视频处理算法.在介绍了DVI接口屏幕拼接显示的系统结构及FPGA算法的主要功能后,针对算法处理对象具有视频像素流的特点,重点讨论了实时数字视频像素流的分割算法和基于滑动窗口的插值放大算法的实现.实验结果表明,该算法能够满足屏幕拼接显示的需求.
可编程逻辑门阵列、数字视频接口、视频像素流、视频分割、双立方插值
30
TP302.2(计算技术、计算机技术)
2010-01-22(万方平台首次上网日期,不代表论文的发表时间)
共6页
5128-5132,5150