基于FPGA的H.264整数变换及量化的设计与实现
以处理一个8×8色度块为例,在FPGA上设计并实现了H.264视频编码标准中的整数变换及量化部分.设计利用消除中间结果变量的方法成功实现了DCT变换和哈达玛变换由串行运行向并行运行的转变,并且极大的减少了DCT变换和哈达玛变换所消耗的时间,充分发挥了FPGA器件的强大的并行运算能力.在最后给出了FGPA实验,最终仿真结果表明,该设计在少量增加硬件资源耗费的基础上大大减少了时间消耗,从而有效地提高了系统的实时性.
现场可编程门阵列、H.264、DCT变换、哈达玛变换、量化
30
TP302(计算技术、计算机技术)
2009-10-16(万方平台首次上网日期,不代表论文的发表时间)
共3页
3735-3736,3804