基于FLASH的FIFO读写
在FPGA工程设计中,经常需要用到大量的数据,由于FPGA片内存储器资源有限,一般利用SOPC开发的方法将数据烧写入Flash中,然后从Flash中读取数据进行处理.然而,读取Flash的时钟频率与处理模块的时钟频率往往不同,对这个问题进行了研究,采用FIFO的方法读取数据,增强了设计的性能和灵活性,并提出使用两个进程使读写同时进行,从而提高了读写的速度,更好的实现了系统的实时性.
现场可编程门阵列、片上可编程系统、闪存烧写、先进先出存储器
30
TP302(计算技术、计算机技术)
国家自然科学基金项目60572075
2009-04-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
526-528