面向三维忆阻阵列的状态逻辑计算
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1007-130X.2023.03.001

面向三维忆阻阵列的状态逻辑计算

引用
基于忆阻存储阵列的状态逻辑电路是打破"冯·诺依曼瓶颈",实现存内计算的有效途径.然而,目前针对存内状态逻辑电路的研究多以二维忆阻存储阵列为基础平台,缺少对更复杂的三维忆阻存储阵列中状态逻辑实现的讨论.相比于平面二维阵列,三维忆阻存储阵列拥有更大的存储密度和更丰富的器件连接关系,能对状态逻辑门的构建提供更灵活的配型方法.因此,有必要对状态逻辑门在三维存储阵列中的配型和级联过程进行专门讨论.立足平面堆叠型三维忆阻存储阵列,从基本状态逻辑门的实现以及支持级联的综合映射方法2个方面对复杂状态逻辑计算过程实现进行研究.首先,分析并总结了平面堆叠型三维忆阻存储阵列中器件的连接关系,并据此得出实现两输入布尔逻辑的状态逻辑门配型要求.其次,提出一种复合状态逻辑门,通过将逻辑输入与逻辑输出共享同一个忆阻器,来一步实现复杂逻辑功能(例如,定义为ONOR),节省复杂状态逻辑计算过程的步骤与器件数目.最后,还给出了基于三维忆阻存储阵列中复杂状态逻辑计算实现的自动化综合映射方法.对LGsynth91基准的测试结果表明,与当前二维阵列中的最优映射结果相比,提出的基于三维忆阻存储阵列的综合映射方法实现了层间的逻辑计算,并且节省了41.1%的阵列使用面积.在引入ONOR复合门之后,完成计算需要的逻辑操作步骤、忆阻器数目、阵列使用面积分别进一步降低了8.6%,18.8%和50.5%.

忆阻器、存内计算、三维阵列、状态逻辑、综合、映射

45

TP389(计算技术、计算机技术)

国家自然科学基金;国家自然科学基金;湖南省自然科学基金项目;国防科技大学自主创新科学基金;国防科技大学校科研项目

2023-03-30(万方平台首次上网日期,不代表论文的发表时间)

共9页

381-389

相关文献
评论
暂无封面信息
查看本期封面目录

计算机工程与科学

1007-130X

43-1258/TP

45

2023,45(3)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn