10.3969/j.issn.1007-130X.2018.04.001
一种阵列众核处理器的多级指令缓存结构
阵列众核处理器由于其较高的计算性能和能效比已经被广泛应用于高性能计算领域.而要构建未来高性能计算系统处理器必须解决严峻的“访存墙”挑战以及核心协同问题.通常的阵列处理器中,核心多采用单线程结构,以减少开销,但是对访存提出了较高的要求.在阵列众核处理器中,在单核心中引入硬件同时多线程技术,针对实验中一级指令缓存命中率随着线程数增加而显著降低的问题,提出了一种面向阵列众核处理器的冗余指令缓存存储结构,基于该结构,提出采用FIFO及类LRU替换策略.通过上述优化的高速缓存结构设计,经实验模拟,双线程整体指令Cache失效率降低了25.2%,整体CPI性能提升了30.2%.
阵列众核处理器、同时多线程、冗余指令缓存
40
TP302(计算技术、计算机技术)
国家863计划2015AA01A301;国家“核高基”重大专项2013ZX01028001001001
2018-06-11(万方平台首次上网日期,不代表论文的发表时间)
共9页
571-579