10.3969/j.issn.1007-130X.2013.11.018
高阶互连网络拓扑结构性能分析与研究
高性能计算机峰值性能的不断攀升给高性能互连网络带来新的挑战;同时,串行传输技术的发展使芯片引脚带宽增长,使用高阶路由器应对高性能互连网络新挑战的时机已经成熟.因此,如何利用高阶路由器所提供的丰富互连端口提升高性能互连网络的性能和减少高性能互连网络开销是设计高性能互连网络拓扑结构的关键.针对目前基于高阶路由器的典型拓扑结构进行了理论分析,并与传统k元n立方体进行了对比分析.通过在一个基于OMNeT++平台自组开发的高阶互连网络性能测评模拟器上设定不同的通信负载,测评分析了不同的拓扑结构在通信系统下实际的网络延迟和吞吐率的走势,简要分析了典型高阶互连网络拓扑结构的局限性.
高阶路由器、拓扑结构、高性能互连网络
35
TP303;TP38(计算技术、计算机技术)
国家自然科学基金资助项目61272483,61272482,61003301
2013-12-17(万方平台首次上网日期,不代表论文的发表时间)
共8页
111-118