10.3969/j.issn.1007-130X.2012.09.013
一种低成本128位高精度浮点SIMD乘加单元的设计与实现
SIMD单元集成已经成为提高处理器性能的重要途径之一.虽然定点SIMD单元的硬件复用低成本设计技术已经较为成熟,但是,大部分浮点SIMD单元的硬件设计还停留在简单的硬件复制方法上.本文针对日益增长的128位高精度浮点操作的计算需求,提出了其相应的SIMD低成本硬件结构方案.综合实验结果表明,所提出的SIMD浮点乘加单元比传统128位高精度浮点乘加单元具有更加优化的性能与面积参数.
浮点乘加、单指令多数据、四精度
34
TP302(计算技术、计算机技术)
国家自然科学基金资助项目60803041,60773024,61025009;国家973计划资助项目2007CB310901
2012-11-27(万方平台首次上网日期,不代表论文的发表时间)
共6页
71-76