10.3969/j.issn.1007-130X.2012.02.012
占空比优化的1.25GHz CMOS锁相环
半速率高速串行接口同时使用时钟的正/负边沿作为发送数据的定时基准,数据码元的定时长度直接由时钟的占空比决定,因此锁相环的输出时钟的占空比显得尤为重要.本文基于0.13μmCMOS工艺设计实现了一款1.25GHz的高频锁相环.该锁相环基于环形振荡器结构,使用互补相位调节技术实现输出时钟的占空比平衡.流片测试结果表明,该锁相环能够稳定输出1.25GHz的高频时钟,实测输出时钟的占空比能够稳定在49.86%~52.890%的范围内,平均占空比为51.21%.
半速率、高速串行接口、锁相环、占空比平衡、互补相位调节
34
TN742(基本电子电路)
新世纪优秀人才支持计划资助项目
2012-04-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
62-66