10.3969/j.issn.1007-130X.2011.11.008
面向粗粒度数据流网络处理器的混合定制硬件加速
本文针对控制流网络处理器固定拓扑结构的限制及指令集并行性开发的不足,将粗粒度数据流设计思想引入到网络处理器体系结构设计中,提出了一种新型粗粒度数据流网络处理器体系结构一DynaNP.DynaNP利用处理引擎(PE)内控制流执行方式获得较高的可编程性,还利用PE间数据流执行方式开发了报文处理中的任务级并行性.为了进一步提高DynaNP的系统流量,面向DynaNP的多核及数据流特性,设计了混合定制硬件加速机制,并详细介绍了实现混合定制硬件加速的关键技术,通过提供统一的混合定制硬件加速接口,可以支持定制指令和协处理器两种典型硬件加速器.
网络处理器、数据流、定制硬件、协处理器、定制指令
33
TP393(计算技术、计算机技术)
2012-03-16(万方平台首次上网日期,不代表论文的发表时间)
共8页
40-47