10.3969/j.issn.1007-130X.2010.08.008
基于FPGA的3G数据包过滤算法设计及实现
本文以FPGA为平台,设计了在TD-SCDMA分组域中实现数据包截获和过滤的系统框架以及基本功能模块,结合Bloom Filter等算法的特点提出了Hash算法实现数据包过滤,并用Verilog语言实现,程序下载至FPGA开发板进行了实测.结果表明,在大规模用户群中均匀抽取部分用户进行监管时,过滤设备可以线速地处理GTP数据包并完成设定用户的过滤.
TD-SCDMA、数据包过滤、FPGA、Hash算法
32
TP393.08(计算技术、计算机技术)
国家863计划资助项目2007AA01Z432
2010-11-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
29-31