10.3969/j.issn.1007-130X.2010.04.033
32位无符号并行乘法器的设计与实现
在基4的Booth算法得到部分积的基础上,采用了优化后的4:2压缩器的Wallace树对部分积求和,最后用CPA得到最终的和.优化下的并行乘法器比传统的CSA阵列乘法器速度快,且延时小.用Verilog进行了功能描述,并用ISE9.2对其进行了综合.
并行乘法器、Booth算法、4:2压缩器、Wallace树
32
TP332.2~+2(计算技术、计算机技术)
2010-05-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
122-124