10.3969/j.issn.1007-130X.2009.11.004
优化的JPEG2000算术编码器结构
各种并行位平面编码算法极大提高了上下文/符号数据对的产生速度,与此同时,算术编码算法的串行本质却严重限制了这些数据对的编码速度.因此,算术编码器(AE)已经成为JPEG2000系统的瓶颈问题.本文分析了现存各种算术编码器结构的缺陷,并提出了一种优化的单输入三级流水线结构.FPGA实现结果表明,本文结构以最小的硬件代价(1100 ALUTs和365 registers)获得了最优的实际数据吞吐率((133N)/(N + 2)).
JPEG2000、算术编码器、流水线结构、FPGA
31
TP302.2(计算技术、计算机技术)
2010-01-18(万方平台首次上网日期,不代表论文的发表时间)
共4页
13-16