10.3969/j.issn.1007-130X.2002.02.017
TS-1.1小卫星星务计算机RAM纠检错电路的设计与实现
星载嵌入式容错计算机的可靠运行在很大程度上依赖于系统中存储模块的可靠设计.本文针对空间环境的故障形式,提出了采用EDAC(纠检错设计)技术对哈工大研制的TS-1.1小卫星存储模块进行设计的方法;介绍了利用纠检错处理芯片进行的对EDAC控制电路的优化设计,并可靠地实现了应用于TS-1.1卫星系统中的存储模块容错设计.
小卫星、EDAC、单粒子翻转、星务管理系统
24
TP302.8(计算技术、计算机技术)
国家高技术研究发展计划863计划863-2-8-1-1
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
70-72,76