TS-1.1小卫星星务计算机RAM纠检错电路的设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1007-130X.2002.02.017

TS-1.1小卫星星务计算机RAM纠检错电路的设计与实现

引用
星载嵌入式容错计算机的可靠运行在很大程度上依赖于系统中存储模块的可靠设计.本文针对空间环境的故障形式,提出了采用EDAC(纠检错设计)技术对哈工大研制的TS-1.1小卫星存储模块进行设计的方法;介绍了利用纠检错处理芯片进行的对EDAC控制电路的优化设计,并可靠地实现了应用于TS-1.1卫星系统中的存储模块容错设计.

小卫星、EDAC、单粒子翻转、星务管理系统

24

TP302.8(计算技术、计算机技术)

国家高技术研究发展计划863计划863-2-8-1-1

2004-01-08(万方平台首次上网日期,不代表论文的发表时间)

共4页

70-72,76

相关文献
评论
暂无封面信息
查看本期封面目录

计算机工程与科学

1007-130X

43-1258/TP

24

2002,24(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn