10.19678/j.issn.1000-3428.0055785
高效率PLB2AXI总线桥的设计与验证
为实现片上系统不同IP核之间的协议转换与高效通信,提出一种高效率PLB2AXI总线桥设计方案.利用PLB与AXI高性能总线的带宽优势,通过引入流水线传输和读写重叠传输机制,将PLB总线协议中的地址、数据和控制信号转换为AXI总线协议中的相应信号,从而实现两种总线协议之间的通信.从模块级和FPGA系统级两个方面对PLB2AXI总线桥的功能进行验证,结果表明,该方案设计的总线桥能够正确转换协议,且耗时仅为传统总线桥的54.41%,具有更高的转换传输效率.
总线桥、片上系统、流水线传输、读写重叠、现场可编程门阵列
46
TN402(微电子学、集成电路(IC))
国家自然科学基金61704161
2020-09-11(万方平台首次上网日期,不代表论文的发表时间)
共7页
228-234