10.19678/j.issn.1000-3428.0051185
基于双倍步长数据流的硬件预取机制
硬件数据预取技术可以有效提升处理器的访存性能,但传统流预取策略存在预取不及时的问题.为此,提出一种双倍步长流预取策略,并设计对应的预取部件结构.预取部件自动检测数据流的固定步长并将该步长扩大为原有的2倍,以计算预取地址.实验结果表明,加入该预取部件后,运行SPEC2006测试集的整数应用与浮点应用时,处理器性能最高可分别提升45%与57%,针对Cache Miss率较高的应用,该预取部件可以有效隐藏访存延时.
硬件预取、双倍步长、流预取、SPEC2006测试集、Cache Miss率
45
TP391(计算技术、计算机技术)
核高基重大专项“超级计算机处理器研制”20172X01028101-001
2019-07-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
115-118,126