10.3969/j.issn.1000-3428.2017.12.056
插入式短波预失真器的设计与实现
在已有带预失真的短波发信系统中,预失真处理通常与激励器基带信号处理部分高度融合,无法直接应用于已有的短波通信系统,或者需要对已有系统进行大幅修改.针对该问题,提出一种插入式预失真技术,并利用DSP+ FPGA硬件平台,设计一种插入式短波预失真器.插入式短波预失真器级联在激励器与功放之间,DSP控制整个系统以及预失真算法部分.FPGA完成正常通信与测量2种模式下的数字混频数字滤波以及预失真补偿,利用ARM控制板集成的以太网功能实现PC与插入式短波预失真器的网口通信.实验结果表明,该插入式短波预失真器可有效改善功放互调失真指标,由仅1/3频点达标改善为全频段抑制至-36 dB以下,达到了预设指标要求.
插入式预失真、基带预失真、短波、功率放大器、互调指标
43
TP391(计算技术、计算机技术)
2018-04-09(万方平台首次上网日期,不代表论文的发表时间)
共6页
315-320